4000-169-679

首页>技术支持 >高速PCB电路板信号完整性设计之布线技巧

高速PCB电路板信号完整性设计之布线技巧

2016-03-17 09:01

    在高速PCB电路板的设计和制造过程中,工程师需要从布线、元件设置等方面入手,以确保这一PCB板具有良好的信号传输完整性。在今天的文章中,我们将会为各位新人工程师们介绍PCB信号完整性设计中常常用到的一些布线技巧,希望能够对各位新人的日常学习和工作带来一定的帮助。

    在高速PCB电路板的设计过程中,其基板的印刷电路的成本与层数、基板的表面积是成正比关系的。因此,在不影响系统功能和稳定性的前提下,工程师应该尽可能地用最少层数满足实际设计需要,从而致使布线密度不可避免地增大,而在PCB布线设计中,其走线宽度越细,间隔越小,信号间串扰就越大,其能传送功率越小。因此,走线尺寸的选择必须考虑到各方面的因素。
    在PCB的布线设计过程中,工程师需要遵循的原则主要有以下几点:
首先,在布线的过程中设计人员应当尽可能地减少高速电路器件管脚间引线的弯折,采用45?折线,减少高频信号对外的反射和相互间的耦合。
    其次,在进行PCB板的布线操作时,设计人员尽可能地缩短高频电路器件管脚间的引线以及管脚间引线的层间交替。高频数字信号走线应尽可能远离模拟电路和控制电路。

    除了上面提到的几点PCB布线的注意事项之外,在对待差分信号的问题上,工程师也是需要谨慎处理的。因为差分信号幅度相等且方向相等,所以两条信号线产生的磁场是彼此互相抵消的,因此能有效降低EMI。差分线的间距往往会导致差分阻抗的变化,差分阻抗的不一致将严重影响信号完整性,所以,在实际差分布线时,差分信号的两条信号线相互间长度差必须控制在信号上升沿时间的电气长度的20%以内。如果条件允许,差分走线必须满足背靠背原则,且在同一布线层内。而在差分布线的线间距设置上,工程师需要确保其至少大于等于1倍以上线宽。而差分走线与其他信号线间间距应大于三倍的线宽。

网友热评

回到顶部

关于深联|深联动态|行业资讯|技术支持

赣ICP备15002031号 赣州深联地址:江西省赣州市章贡区钴钼稀有金属产业基地
集团总部地址:深圳市宝安区福海街道展景路83号6A-16-17楼
楼深圳深联地址:深圳宝安区沙井街道锦程路新达工业园
珠海深联地址:珠海市斗门区乾务镇融合东路888号
上海分公司地址:闵行区闽虹路166弄城开中心T3-2102
美国办事处:689, South Eliseo Drive, Greenbrae, CA, 94904, USA
日本深聯地址:東京都千代田区神田錦町一丁目23番地8号Th
电子邮箱:emarketing@slpcb.com

立即扫描!